用FPLA實(shí)現(xiàn)該邏輯電路 譯碼器是什么邏輯電路
根據(jù)邏輯功能和結(jié)構(gòu)特點(diǎn),邏輯電路可分為組合邏輯電路和時(shí)序邏輯電路。單與門、或門、與非門、或門、非門等邏輯門不足以完成復(fù)雜的數(shù)字系統(tǒng)設(shè)計(jì)要求。組合邏輯電路采用兩個(gè)或兩個(gè)以上的基本邏輯門來實(shí)現(xiàn)更為實(shí)用和復(fù)
根據(jù)邏輯功能和結(jié)構(gòu)特點(diǎn),邏輯電路可分為組合邏輯電路和時(shí)序邏輯電路。
單與門、或門、與非門、或門、非門等邏輯門不足以完成復(fù)雜的數(shù)字系統(tǒng)設(shè)計(jì)要求。組合邏輯電路采用兩個(gè)或兩個(gè)以上的基本邏輯門來實(shí)現(xiàn)更為實(shí)用和復(fù)雜的邏輯功能。
1、組合邏輯電路的基本特性
組合邏輯電路由與門、或門、非門、與非門、或非門等邏輯門電路組成。組合邏輯電路沒有記憶功能。它在某一時(shí)刻的輸出直接由該時(shí)刻電路的輸入狀態(tài)決定,與輸入信號(hào)之前的電路狀態(tài)無關(guān)。
2、組合邏輯電路分析方法
組合邏輯電路分析方法一般按以下步驟進(jìn)行:
1。根據(jù)邏輯電路圖,從輸入到輸出逐步推導(dǎo)出輸出邏輯函數(shù)。
2. 對(duì)邏輯函數(shù)表達(dá)式進(jìn)行簡化和變換,得到最簡單的表達(dá)式。
3. 用簡化的邏輯函數(shù)列出真值表。
4. 根據(jù)真值表分析確定電路的邏輯功能。