土石方車(chē)輛自動(dòng)計(jì)數(shù)器 設(shè)計(jì)一個(gè)計(jì)數(shù)器?
設(shè)計(jì)一個(gè)計(jì)數(shù)器?40110是一個(gè)十進(jìn)制可逆計(jì)數(shù)器/鎖存器/譯碼器/驅(qū)動(dòng)器,具有計(jì)數(shù)加減、計(jì)數(shù)器狀態(tài)鎖存、七段顯示、譯碼輸出等功能。40110有兩個(gè)計(jì)數(shù)時(shí)鐘輸入。CPU和CPD分別用作加法計(jì)數(shù)時(shí)鐘輸入和
設(shè)計(jì)一個(gè)計(jì)數(shù)器?
40110是一個(gè)十進(jìn)制可逆計(jì)數(shù)器/鎖存器/譯碼器/驅(qū)動(dòng)器,具有計(jì)數(shù)加減、計(jì)數(shù)器狀態(tài)鎖存、七段顯示、譯碼輸出等功能。
40110有兩個(gè)計(jì)數(shù)時(shí)鐘輸入。CPU和CPD分別用作加法計(jì)數(shù)時(shí)鐘輸入和減法計(jì)數(shù)時(shí)鐘輸入。由于電路中有時(shí)鐘信號(hào)預(yù)處理邏輯,當(dāng)一個(gè)時(shí)鐘輸入計(jì)數(shù)時(shí),另一個(gè)時(shí)鐘輸入可以處于任何狀態(tài)。40110的進(jìn)位輸出CO和借位輸出Bo一般都是高電平。當(dāng)計(jì)數(shù)器從0到9時(shí),Bo輸出負(fù)脈沖;當(dāng)計(jì)數(shù)器從9到0時(shí),CO輸出負(fù)脈沖。在多芯片級(jí)聯(lián)的情況下,只需將CO和Bo分別連接到下位40110的CPU和CPD,就可以形成多位計(jì)數(shù)器。前端符號(hào):Bo借入輸出co進(jìn)位輸出cpd減去計(jì)數(shù)器時(shí)鐘輸入CPU加計(jì)數(shù)器時(shí)鐘輸入CR清除結(jié)束/CT計(jì)數(shù)允許結(jié)束/Le鎖存預(yù)設(shè)結(jié)束VDD正電源
使用74161作為8進(jìn)制計(jì)數(shù)器,即既不清除0方法也不設(shè)置數(shù)字方法。因?yàn)?4161是四位二進(jìn)制計(jì)數(shù)器,即十六進(jìn)制計(jì)數(shù)器,所以四位輸出是0000~1111。然后取低3位輸出,q2q1q0是八進(jìn)制二進(jìn)制數(shù),即000~111。將74161連接到正常計(jì)數(shù)狀態(tài)并取低3位。如下面的模擬圖所示,沒(méi)有使用最高位Q3??梢允÷詳?shù)碼管,以顯示模擬效果。
74161集成計(jì)數(shù)器設(shè)計(jì)一個(gè)帶進(jìn)位的八進(jìn)制計(jì)數(shù)器電路?
您的意思是將第二個(gè)芯片的TC進(jìn)位輸出端子與第三個(gè)芯片的ET和EP端子連接起來(lái)嗎?如果是這樣,原因很簡(jiǎn)單,因?yàn)槿齻€(gè)74ls160時(shí)鐘信號(hào)連接到同一個(gè)時(shí)鐘源,但只有第一個(gè)計(jì)數(shù)器連續(xù)計(jì)數(shù)。只有當(dāng)?shù)谝粋€(gè)芯片產(chǎn)生進(jìn)位信號(hào)時(shí),第二個(gè)芯片才計(jì)數(shù)一次。然后ET和EP是工作使能終端,它們是高電平使能計(jì)數(shù)器,所以當(dāng)?shù)谝粋€(gè)芯片產(chǎn)生進(jìn)位時(shí),它只是一個(gè)高電平信號(hào),這樣在同一個(gè)時(shí)鐘源下,第一個(gè)可以自動(dòng)清除,第二個(gè)可以只計(jì)數(shù)一次。這樣,當(dāng)?shù)谝患?jì)數(shù)到10時(shí),它將被自動(dòng)清除,然后第二件計(jì)數(shù)一次,表示計(jì)數(shù)為10。如果你不明白,請(qǐng)隨時(shí)回復(fù)我。我希望我的回答能幫助你。