quartus ii怎么查看生成的電路圖 vhdl源程序文件名?
vhdl源程序文件名?QUARTUSII(我用的)中一般情況下,用到的文件擴展名:.vhd:VHDL源代碼文件.bsf:符號圖文件.bdf:頂層原理圖文件.mif:存儲器初始化文件.qpf:工程文件全
vhdl源程序文件名?
QUARTUSII(我用的)中一般情況下,用到的文件擴展名:.vhd:VHDL源代碼文件.bsf:符號圖文件.bdf:頂層原理圖文件.mif:存儲器初始化文件.qpf:工程文件全部文件擴展名在軟件的幫助文檔中有,你可以查一下。
quartus II 怎么添加子模塊?
你用的什么編輯器。原理圖直接接線就行了澀。HDL語言的話可以生成模塊,然后原理圖調(diào)用?;蛘咧苯佑迷?設(shè)置頂層模塊調(diào)用啊
quartus怎么修改總線名字?
Quartus繪制gdf原理圖時,可以雙擊之前的總線名稱,使之反白就可以進行修改了,輸入的規(guī)則是總線字符后面的方括號中高位序號在前,例如Data[7..0],注意,這里有兩個點。
編輯VHDL或AHDL文本文件時,總線名稱可以在port程序段直接鍵入修改,書寫規(guī)則是總線必須有vector屬性,例如Data :inout std_logic_vector(7 downto 0)。
quartus頂層模塊如何調(diào)用子模塊?
常見的有兩種方法, (1)用代碼調(diào)用模塊: 引用時用 “ . ” 符號,標(biāo)明原模塊定義時規(guī)定的端口名: Designu_2( .(端口1(u_1的端口1), .(端口2(u_1的端口2), .(端口3(u_1的端口3), …… )
; (2)將新建的原理圖設(shè)計文件作為頂層文件,然后將數(shù)字設(shè)計的子模塊生成模塊電路(選擇File菜單下的Create/Uupdata子菜單下的Create Symbol File for Current File即可。),然后進行連線,添加端口,就可以用了
labview跟FPGA的關(guān)系?
labview與FPGA的關(guān)系: Labview是美國國家儀器公司(NI)開發(fā)的編程軟件,主要應(yīng)用在開發(fā)測量與儀器控制領(lǐng)域上應(yīng)用程序的,不是專門用來開發(fā)FPGA的,當(dāng)然現(xiàn)在的Labview也有FPGA開發(fā)模塊,不過貌似只能開發(fā)他們本公司生產(chǎn)的FPGA產(chǎn)品,不好用,而且貌似沒什么人用 quartus是專業(yè)的FPGA開發(fā)軟件,Altera公司,支持VHDL,VerlogHDL等語言,也支持原理圖輸入的開發(fā)形式,由于是Altera的軟件所以也會支持他自己的AHDL語言,你要是用的Altera公司的FPGA可以用Quartus開發(fā),要是Xilinx公司的FPGA,可以用Ise來開發(fā)。